# 半导体集成电路制造中的准分子激光退火研究进展

喻学吴1,方晓东1,2\*,游利兵1,2,王怡哲1,刘墨林1,王豪2

(1. 深圳技术大学 新材料与新能源学院,广东 深圳 518118;
 2. 深圳盛方科技有限公司,广东 深圳 518173)

摘 要:随着半导体集成电路芯片的尺寸越来越小、结构越来越复杂,芯片制造过程中的退火工艺技术也在不断进步。激光退火以其在芯片制造过程中热预算控制的优势,在芯片制造退火工艺中的重要性正在显现。而准分子激光的特点是波长短、峰值功率高、作用于大多数物质表面时能量迅速被物质表面吸收。准分子激光退火可以实现对材料表面温度梯度的控制,是半导体集成电路制造中热处理工艺的重要选择。对半导体集成电路制造过程中准分子激光退火研究进展进行了综述。概述了集成电路制造中退火工艺热预算控制与激光退火的理论模拟研究结果;着重介绍了准分子激光退火在离子掺杂控制、超浅节形成、沟道外延等材料处理中的研究进展,以及在金属层制备和 3D 器件中的应用。研究表明,准分子激光退火工艺有望为三维半导体集成电路制造提供新的解决方案。

关键词:半导体制造工艺; 热预算; 激光退火; 准分子激光 中图分类号: TN432 文献标志码: A DOI: 10.3788/IRLA20230285

#### 0 引 言

随着集成电路制造按摩尔定律发展,半导体器件 的制备工艺不断进步,单位面积上的晶体管数量越来 越多,芯片中器件的体积越来越小,芯片的制作难度 和复杂程度也随之提升,因此半导体集成电路制造的 退火工艺技术也在不断改进。

以金属氧化物半导体场效应晶体管 (MOSFET) 为例,其源漏区域的离子掺杂是通过离子注入将杂质 原子加速形成高能离子束轰击待改性材料表面。在 离子注入的过程中,激烈的碰撞使得被注入材料的晶 格遭到破坏,出现大量晶格缺陷,而且随着离子注入 剂量增多,晶格损伤也会越大,过多的晶格缺陷会导 致器件的性能下降。为了获得更高性能的器件,通常 会使用退火工艺消除缺陷并对杂质进行激活<sup>[1-7]</sup>。但 是,随着器件尺寸不断缩小,传统的炉式退火等退火 技术已经不能适应芯片制造工艺的要求,退火技术和 工艺参数需要不断改进以适应器件尺寸变小带来的 技术挑战,这为激光退火进入半导体集成电路制造提 供了机会。

脉冲激光退火可以在极短的时间内对材料的特定区域进行照射,被照射的特定区域材料表面吸收激光的能量之后,温度上升融化,并在随后的降温过程中自然地在熔化层液相外延生长出晶体薄膜,这个过程能够重构融化层的晶体结构,同时掺杂也会重新分布溶解于晶体中,达到消除缺陷激活掺杂的目的<sup>[8-16]</sup>。目前已有多种脉冲激光用于半导体工艺中,

纳秒脉冲激光热退火在 20 世纪后期成功引入半 导体器件制造,用于大批量制造敏感的 3D 架构器件, 如垂直硅基绝缘栅双极晶体管、基于 SiC 基的垂直功 率二极管和背面照明互补金属氧化物半导体 (CMOS) 成像传感器。目前正在被集成到下一代 CMOS 和存 储器制造的关键退火工艺中<sup>[17-29]</sup>。

半导体制造领域的激光加工和脉冲激光退火的

作者简介:喻学昊,男,硕士生,主要从事准分子激光技术及应用方面的研究。

收稿日期:2023-05-10; 修订日期:2023-08-27

基金项目:国家自然科学基金项目 (62175167);广东省重点建设学科科研能力提升项目 (2021ZDJS112);广东省科技计划项目 (2021QN02Z552); 深圳市科技计划资助项目 (JCYJ20210324120207021, JSGG20220831094202005, KQTD20170331115422184);中国科学院核心关 键技术攻关项目 (ZKYXG-2018-04)

导师(通讯作者)简介:方晓东,男,教授,博士,主要从事激光技术与功能薄膜材料方面的研究。

很多研究采用了不同种类的固体激光<sup>[30-37]</sup>。总体来 说,脉宽越短的脉冲激光越有利于控制热预算,因此, 近年来国内外对皮秒、飞秒的超短脉冲固体激光对半 导体材料相互作用的研究较多。就激光波长而言,波 长短有利于更精确地控制退火范围和效果,但是目前 的固体激光波长大多数在红外和可见区域。

准分子激光作为纳秒脉冲的紫外激光,波长短、 脉宽较窄,对材料的穿透深度较小,尤其是硅等半导 体材料对准分子激光的吸收率较高。此外,聚焦或投 影时分辨率高、单脉冲能量大等特点,便于根据应用 场景的不同,以部分脉冲能量作为代价对脉冲光斑能 量分布进行整形处理。以上特点使得准分子激光在 半导体制造的退火技术上具有一定的优势<sup>[38]</sup>。文中 主要调研分析了准分子激光退火应用于半导体集成 电路制造的研究进展。

# 1 退火的热预算控制与激光退火理论模拟 研究结果

图 1 所示为采取不同退火技术的热预算演化 图。不同技术的对比点在于退火的时间窗口与相应 的退火峰值温度,更好地控制这两个目标能够更加精 确地控制热预算,最终实现材料性能的改善。从炉内 退火到单片晶圆快速退火工艺 (RTP)和尖峰退火,通 过缩短热退火时间窗口来控制退火效果,尤其是实现 从材料表面到材料内部温度梯度的控制,本身就具有 一系列的挑战。如今亚微秒激光退火研究取得了一 系列研究结果<sup>[39-40]</sup>。



图1 热预算演化示意图[41]

Fig.1 Schematic diagram about thermal budget evolution<sup>[41]</sup>

在基于降低热预算的激光退火研究上, K. Huet<sup>[41]</sup> 等人从纳秒激光退火的模拟、激光退火在 CMOS 接 触模块的应用、激光退火在先进互联上的应用和激光 退火在 3D 结构上的应用做了比较详细的总结和分析。

在纳米激光退火的模拟方面,K. Huet 等人整理 了部分有关激光对硅锗材料进行退火处理模拟的研 究结果,指出精确的数值模拟是推动突破性工艺应用 的关键。在此基础上,K. Huet 等人宣称开发了专门 对一维、二维和三维结构激光退火进行模拟的计算工 具<sup>[42]</sup>,该工具能够对仿真结构和设备参数进行设置, 对参数批量处理和跟踪以及自动生成报告,可用于估 计给定目标在制造流程中的最佳激光退火工艺插入 点,并评估工艺参数(如激光能量密度、脉冲持续时 间、辅助加热温度)和结构特征(如形状、堆叠、材 料、掺杂浓度)对退火动力学的影响。

针对激光退火在改善 CMOS 接触模块 (contact

module) 特性方面的应用已有很多研究成果,如激光 退火在层结构<sup>[43-47]</sup>、图案结构<sup>[48-50]</sup>、FinFet 结构<sup>[51]</sup>、以 及纳米线结构<sup>[52-55]</sup>等器件的应用。K. Huet 等人对这 些研究的分析总结表明,尽管这四种结构从简单到复 杂,但在逻辑上研究方法十分类似,其最终目的都是 为了了解激光与材料不同结构的相互作用,最终在器 件上得到应用,优化工艺,完成更复杂的集成,获得更 高性能的器件。

上述研究主要针对接触电阻,希望通过优化参数 达到降低电阻的目的,研究结果也证实了激光退火能 够达到降低电阻的目的。

图 2 所示为不同能量密度激光对 Ge 层结构 Ge 薄膜退火的 SIMS 图。在部分熔化和全熔化剖面 中, Ge 界面仍然存在,但 Ge 在熔层内重新分布,在近 表面处浓度较高,在最大熔体深度附近有一些损耗, 这是典型的偏析现象<sup>[43]</sup>,在图案结构中也被证明。







图 3 对比了非激光退火和激光退火情况之间的 接触电阻率变化,清楚地表明了激光退火方法的内在 优势及其对 finFET 器件的适用性<sup>[51]</sup>。

纳米线结构器件的研究结果表明,激光退火后亚 熔化条件下高温区位于表面附近,在更深的区域,由 于下面的 Ge 外延层具有很高的导热性,温度下降得 非常快(图 4)。这是由于激光退火的吸收效率非常 高,大部分发生在表面区域层,只有一小部分被栅和 沟道吸收,在退火过程中,该区域产生的热量可以扩 散到有价值的的掺杂剂活化区域<sup>[54-55]</sup>。



图 3 P型 FinFET 接触电阻率与激光退火<sup>[41]</sup>





图 4 纳米线结构器件激光退火截面模拟<sup>[41]</sup>

Fig.4 Laser annealing cross section simulation of nanowire-structured devices<sup>[41]</sup>

激光退火在先进互联的应用上,接触孔和导电线路尺寸缩小以及互联密度不断增长是目前后道工序需亟待解决的问题,而其中对高效低热预算的材料进行改进是解决该问题的关键<sup>[56]</sup>。对 14 nm FinFET 中所使用的熔体激光退火工艺流程研究结果见图 5。

在器件尺寸不断变小的条件下,不论是前道工序 (front-end-of-line: FEOL)器件的微缩,还是后道工序 (back-end-of-line: BEOL)中接触点和连线的工艺改进 都面临技术挑战。激光退火在 3D 结构器件的研究方 面,其主要研究成果集中在三维顺序集成的多晶硅晶 化和存储器多晶硅插头形成方面。图 6 描述了 3D 顺 序集成与其面临的问题。

三维顺序集成主要挑战的是在顶层实现高性能 晶体管,同时不降低底层晶体管的电气性能,并将后 道工序夹层的热预算保持在 500 ℃ 以下<sup>[57]</sup>。在过去 几年的研究中,激光退火对 3D 顺序集成的兼容性通 过仿真和真实结构得到了验证<sup>[58]</sup>。在原位掺杂非晶



图 5 14 nm FinFET 中基于激光退火的金属互联工艺示意图<sup>[41]</sup>

Fig.5 Process flow for M1 interconnects with melt laser anneal in 14 nm Finfet divice<sup>[41]</sup>



图 6 3D 顺序集成与相关问题归纳图<sup>[41]</sup>

Fig.6 3D sequential integration related problem induction diagram<sup>[41]</sup>

层中结晶并使用激光退火激活掺杂剂能够获得高活 化率和大晶粒的充分再结晶,且不影响后道工序<sup>[59]</sup>。 此外,通过化学-机械整平解决结晶后,局部晶界引起 的表面粗糙度问题是成功集成激光退火工艺的关 键<sup>[60]</sup>。

在存储器领域, 3D NAND 通道形成的情况下,由 于晶粒尺寸增加和界面缺陷固化,可以观察到存储性 能的明显改善。然而随着 DRAM 阵列晶体管尺寸的 不断缩小,接触区域的多晶硅沉积填充可能会出现一 些空隙或接缝,这可能会影响接触电阻率,从而影响 DRAM 操作的整体性能。而研究结果证实激光诱导 多晶硅熔解回流是一种有效解决该问题的方法<sup>[61-64]</sup>。

# 2 准分子激光退火在离子掺杂、外延层生长 等工艺中的应用

自摩尔定律被提出以来,电路的集成度能够飞速

提升的一个重要原因是使用的金属氧化物半导体场效应晶体管 (MOSFET) 依照按比例缩小理论不断缩小。但事实上,按比例缩小的技术偏离了理想恒定电场规则,当 MOSFET 器件缩小到一定程度时,晶体管就遇上了短沟道效应阻碍。为了能够突破按比例缩小理论恒定电场的基本限制,人们引入了另一个方案:恒定电压下的按比例缩小。这需要器件缩小时增加掺杂浓度,使得在电压保持不变的前提下增强电场,这又导致强电场击穿器件的可能性增大,同时加剧了短沟道效应。现在人们使用的按比例缩小技术采用了恒定电场和恒定电压相结合的方式,为了防止击穿和短沟道效应,必须严格控制掺杂的横向和纵向扩散。激光退火是一个重要选择。

与传统的快速热退火相比,脉冲激光退火可以在 Si中形成超浅结。在足够的能量密度下,脉冲激光退 火会导致 Si 样品中一个明确区域的熔化,掺杂原子 均匀地重新分布,且照射后快速凝固过程中发生的非平衡偏析增强了掺杂原子的俘获,有利于高密度掺杂。

La Magna<sup>[65]</sup> 等采用相场法模拟了准分子激光退火 (ELA excimer laser annealing) 过程中的热场和掺杂 浓度的演化过程。

La Magna 进行了 50 nm 的 a-Si 层和 3 nm 的 SiO<sub>2</sub> 层堆栈于 c-Si 衬底经受单次 ELA 脉冲退火的模拟, 设置初始温度为 450 ℃ 的均匀热场,激光参数为波 长 308 nm, 脉冲持续时间 28 ns。图 7 所示为熔化和 凝固阶段的模拟结果, 图 8 所示为密度场演化图。在 熔化过程中, 相边界在 a-Si 区域比在 c-Si 区域移动得 更快。由于两种材料的热性质的变化, 相边界在到达 a-Si 和 c-Si 边界时速度降低。凝固阶段的特征是除 在 SiO<sub>2</sub>/Si 界面处和最大熔体深度, 其他位置边界速 度几乎恒定, 且杂质只在液相中扩散, 在固相中扩散率 很低。





La Magna 等人还注意到,模拟中只有前几个脉冲 的化学剖面有显著差异。因此,他们对表面处理时所 需的照射次数进行预测,认为只需要几个合适能量密 度的脉冲就足以达到最佳激活效果。在之后的实验 中,对两个和五个脉冲照射的样品的扩散电阻分布测 量结果显示,在对应条件下可以获得很高的掺杂激活





效率,证实了模拟预测的有效性。同时,La Magna等 人还将模拟剖面与实验 SIMS 剖面进行了对比,如 图 9 所示。这样的比较表明其实验和模拟之间有可 靠的一致性。

Fortunato G<sup>[66]</sup>等建立了一个考虑熔体深度、熔体时间和界面速度的模型来解释在激光脉冲下掺杂 在熔化和再生长过程中的行为。其所设置的激光脉 冲波长为 308 nm,并假设每次脉冲后达到的熔体深度 可以呈高斯分布,在平均值附近随机变化。模拟结果 表明,在低于热力学极限的条件下,通过准分子激光 退火后,Si中形成的掺杂分布是激光退火过程的固有 性质,受扩散方程和熔体深度的控制,且只有在一定 能量剂量范围内,扩散机制才会出现内在剂量依赖 性。同时,对于低于热力学极限的原子浓度水平, Fortunato G等还证明了实验数据可以可靠地与模型 相拟合。图 10 为当衬底温度为 450 ℃时,激光照射 在 Si 中形成的熔体深度随激光能量密度变化的函数 模拟图。



图 9 10 个脉冲后注入 As 的表面模拟曲线和 SIMS 曲线[65]





图 10 衬底温度为 450 ℃ 时, Si 熔体深度随激光能量密度变化的模 拟图<sup>[66]</sup>

Fig.10 Simulation diagram of Si melt depth varying with laser energy density at substrate temperature of 450  $^{\rm o}{\rm C}^{[66]}$ 

因为硼离子会在退火时产生沟道效应和瞬时增 强扩散,所以硼离子注入的 p+/n 超浅结更难形成。 Chong Y F<sup>[67]</sup> 等通过实验表明, 利用 248 nm 的准分子 激光可以获得硼掺杂的超浅结。在预非晶化注入的 方案下对比准分子激光退火和尖峰退火如图 11 所 示,248 nm的准分子激光退火后的样品结深达到 37 nm,相比尖峰退火的样品结深少至少 20 nm。Chong YF等对此的解释为预非晶化层可以在不熔化底层 Si的情况下被熔化,当光子在Si衬底的顶表面区域 被吸收后,在不到1ns的时间内,光子的能量被转移 到晶格中时,熔解就发生了。由于硼在液相中的扩散 率比在固态中的扩散率高约八个数量级,硼原子在熔 体深度内几乎均匀地重新分布,从而形成一个突变 结。为了说明准分子激光退火对硼扩散深度具有一 定控制能力, Chong Y F 等还对比了不同脉冲数的扩 散深度,如图12所示。

Seung-Woo Do<sup>[68]</sup>等使用重复频率为 50 Hz、照射时间为 20 ms、能量密度为 400~500 mJ/cm<sup>2</sup>的 ArF (193 nm)准分子激光对磷离子注入的超浅结 CMOS 器件进行了激光退火研究。如图 13 所示,当准分子激光能量密度低于 440 mJ/cm<sup>2</sup>时形成的结深几乎相同。将激光能量密度提高到 500 mJ/cm<sup>2</sup>,将结深提高到 40 nm,此时能量的提高并没有使结发生显著的变化。当激光能量密度设置为 460 mJ/cm<sup>2</sup>时,可以获得 30 nm 的浅结。



图 11 (a) 尖峰退火和 (b) 准分子激光退火的 SIMS 图<sup>[67]</sup>

Fig.11 SIMS diagram of (a) spike annealing and (b) excimer laser annealing<sup>[67]</sup>



Fig.12 Effect of different pulse number on junction depth<sup>[67]</sup>







如图 14 所示, 通过比较双晶 X 射线衍射 (DXRD) 曲线, 经过准分子激光处理的样品具有更尖锐的峰, 说明经过准分子激光处理的掺杂样品缺陷比仅掺杂 未经过准分子激光处理的样品更少。

Aid S R<sup>[69]</sup>等使用 KrF 准分子激光对磷掺杂的 Ge 衬底 MOS 器件进行了激光退火研究,当衬底在 500~1000 mJ/cm<sup>2</sup>之间退火时,可获得较低的电阻。 他们通过电阻值估计掺杂激活,通过测定拉曼光谱峰 拉曼光谱分析了损伤注入层的再结晶情况,证明所有 退火点都发生了再结晶。图 15 为退火样品的拉曼光 谱 c-Ge: a-Ge 比值图。根据 c-Ge 和 a-Ge 的比值,分 析出在高能注入下较低的激光能量密度和脉冲数不



Fig.15 Raman spectrum c-Ge : a-Ge ratio chart[69]

能使注入样品完全再结晶,说明低能量激光热退火不 能完全修复离子注入造成的损伤。当样品在大于 500 mJ/cm<sup>2</sup>的激光能量密度下退火时,100%的 c-Ge 拉曼比证实了完全再结晶。由于不同脉冲次数对 表面形貌的影响无显著性差异,为了保持重叠退火区 域的均匀性,最终他们确定能量密度 700 mJ/cm<sup>2</sup>,二 次脉冲作为最佳参数。

Toshiyuki Tabata<sup>[70]</sup>等使用 XeCl 准分子激光对锑 掺杂的硅衬底 MOS 器件进行了激光退火研究。图 16 为锑原子在准分子激光退火前后的 SIMS 曲线图。当 注入锑的硅外延层受到激光照射发生熔融时,锑原子 发生像表面强烈偏析。当增加激光能量密度,这种表 面偏析会增强,非平衡偏析系数随着辐照激光能量密 度的改变有很大变化。此外,当 Si 外延层几乎完全 熔融时,激光退火后活性掺杂水平会显著提高,约为 平衡固溶极限的 2~4 倍。





为了制备出性能更好的器件,应变硅技术和绝缘体上硅技术 (silicon on insulator, SOI)也被引入到制程当中。应变硅技术是指通过使应变材料产生引向器件沟道的应力,改变沟道中材料导带或价带的能带结构,来增强载流子迁移率和提高器件速度的技术。 SOI 在硅晶体管之间利用嵌入或键和的方法形成埋层氧化物隔离顶层硅薄膜层和硅衬底,来降低寄生电容。SOI 材料相比体硅具有许多优点,如:隔离集成电路中的元器件,减小集成电路中的寄生电容,消除CMOS 电路中的寄生闩锁效应。在处理高性能顶层 晶体管的同时需要保持底层晶体管的性能。

2002年, Seong-Dong Kim<sup>[71]</sup>等利用非晶态硅层 的熔化温度比晶态硅层低约 300 ℃ 的条件,结合激光 退火和预非晶注入工艺,降低激光器对器件的能量通 量, 在亚 100 nm SOI CMOS 的工艺集成上实现了理想 的盒形 (BOX) 超浅结, 其中使用参数为脉冲宽度 20 ns、波长 308 nm 的 XeCl 激光器, SIMS 测量激光退 火和预非晶注入工艺处理过的器件中硼和砷掺杂曲 线如图 17 所示。Seong-Dong Kim 等推断,在非晶硅 层开始熔解时存在一个激光能量阈值,低能量单脉冲 不足以完全熔化非晶硅层或使掺杂剂充分扩散。与 单发高能激光相比,多发辐照增加的激光能量可以在 非晶硅层上积累更有效的热能,使熔解深度达到非晶 硅/晶硅的初始界面,直到非晶层温度接近晶硅层熔 点。之后的实验也证明,激光退火和预非晶注入工艺 结合也有利于器件薄层电阻的降低。此外,额外的快 速热退火处理有助于减少激光照射后再结晶层的 位错。

Seong-Dong Kim 等又用热传输模型模拟了 SOI 器件和体硅器件在激光辐照后的热分布,如图 18 所示。SOI 器件上的源极或漏极区域的温度分布与栅极区域的温度分布几乎相同,而体硅器件上的源极或漏极区域的温度分布明显低于栅极区域。对于体硅器件,需要相对较高的激光能量来激活体基板中的杂质,这可能会导致集成问题,相比较而言,极低的激光



图 17 (a) 硼和 (b) 砷的 SIMS 图<sup>[71]</sup>

Fig.17 SIMS diagram of (a) boron and (b) arsenic<sup>[71]</sup>





能量足以激活 SOI 器件中的杂质,激活所需的激光能 量降低了四分之一,扩大了工艺窗口裕度。

Chery N<sup>[72]</sup>等使用 308 nm 的准分子激光对磷注 入的 SOI 器件进行了纳秒准分子激光退火研究。他 们研究了通过增加激光能量密度到接近完全熔化阈 值对掺杂剂激活影响,激光能量密度的增加对于低剂 量注入样品几乎没有影响,其激活率始终接近 100%; 但是对于高剂量注入的样品,却观察到不同的现象。 如图 19 所示,材料在注入剂量为 7×10<sup>15</sup> cm<sup>-2</sup>,激光能 量密度为 0.15 J/cm<sup>2</sup> 和 0.10 J/cm<sup>2</sup> 的退火条件下 (未达 到完全融化阈值),霍尔剂量 (表示被激活掺杂剂量) 表现为一个相对恒定的值。相比较而言,在 0.05 J/cm<sup>2</sup> 退火条件下,霍尔剂量约 4.3×10<sup>15</sup> cm<sup>-2</sup>,增加了约 20%, 这种霍尔剂量的增加伴随着少量霍尔迁移率 (体现载 流子的迁移率)的减少。此外,最大激活浓度也随着 激光能量密度的增加而增加。这些发现表明,热预算 的提升与激光能量密度提升所导致的表面堆积峰值 中含磷相关的非活性团簇的溶解有关。

在 pMOS 中, SiGe 与 Si 相比具有更高的空穴迁 移率, 10 nm 和更高的 CMOS 制程需要局部的高迁移 率 Ge 和 SiGe 应变材料<sup>[73]</sup>。然而由于 Si 和 Ge 之间 存在晶格不匹配,高浓度的 Ge 很可能引起 SiGe 层应 变弛豫和位错。为了减少失配位错的成核与扩散,一 种通过控制外延生长的方法制备 SiGe 源/漏的方法被 提出。传统的热退火会导致外延生长的高 Ge 浓度 SiGe 层产生应变迟豫<sup>[74]</sup>,因此激光退火技术被引入到 该制程中,研究人员注意到准分子激光穿透深度浅的 特点,使用准分子激光器对外延生长的 SiGe 沟道材 料进行了实验。

C. Y. Ong<sup>[74]</sup>等使用不同能量密度的准分子激光 对沟道材料进行外延,证明了使用准分子激光可在近 表面获得较浅的 Si<sub>1-v</sub>Ge<sub>v</sub>梯度层。图 20(a)~(d) 分别





Fig.19 The effect of laser energy density approaching the full melting threshold on the activation of dopants<sup>[72]</sup>



图 20 不同能量密度准分子激光处理后的材料 TEM 图<sup>[74]</sup> Fig.20 TEM images of materials treated by excimer laser with different energy densities<sup>[74]</sup>

为生长时、0.3 J/cm<sup>2</sup>、0.5 J/cm<sup>2</sup>和 0.7 J/cm<sup>2</sup>激光热退 火 (laser thermal annealing, LTA) 后 Ge 和 Si 的浓度。 经过 0.5 J/cm<sup>2</sup>和 0.7 J/cm<sup>2</sup>准分子激光退火后的样品 的透射电子显微镜照片显示,样品中有两个不同的层 (图 20(e)、(f))。在 0.5 J/cm<sup>2</sup>的 LTA条件下,形成了 15 nm 的 Si<sub>1-y</sub>Ge<sub>y</sub>梯度层,表面处 Ge浓度最高,为 32%。当激光通量增加到 0.7 J/cm<sup>2</sup>时, Si<sub>1-y</sub>Ge<sub>y</sub>梯度层 增加到 30 nm。

L. Dagault<sup>[75]</sup>等对 Si 上的 SiGe 外延层进行了准 分子纳秒激光退火研究,如图 21 所示,可以看出,在 激光退火过程中,表面反射率首先受到温度升高的调 制,然后由于固-液相的变化而大幅度增加。固化后, 反射率下降到接近初始值。图 22 为部分熔融状态下 样品的显微图以及 Ge 剖面和面内应变剖面。在





Fig.21 (a) Time resolved reflectance (TRR) and laser pulse profile at different laser energy densities; (b) The relationship between reflectance and laser energy density<sup>[75]</sup>

1.80 J/cm<sup>2</sup>时,该层被划分为不同的区域,从 Si/SiGe 表面约 5 nm 以下是结晶层,而约 5 nm 内的近表面区 域似乎是非晶态的,且 L Dagault 还解释道,通过图像 的分辨率差异可以观察到熔化层的面内应变曲线显 示出比未熔化层更高的变形,表明应力松弛主要发生 在熔化部分。然而,即使在未熔化的区域,应变值也 没有达到零,这也表明了该层的部分弛豫。

Imen Karmous<sup>[76]</sup>等使用准分子纳秒激光退火对 Si上 SiO<sub>2</sub>/Si 堆叠褶皱的产生进行了研究。SiO<sub>2</sub>/Si 堆 叠结构对 308 nm 波长的光的反射率会随者 SiO<sub>2</sub> 厚度 的变化产生周期性变化,这是由不同界面的反射间的 干涉导致的 (空气/SiO<sub>2</sub> 和 SiO<sub>2</sub>/Si),使得底层 Si 的融 化能量密度阈值会随着 SiO<sub>2</sub> 厚度的变化而变化。此 外,对于一定的 SiO<sub>2</sub> 厚度,较大的 Si 熔化深度可能导 致 Si 衬底表面保持熔融的时间增加,进一步使得



- 图 22 初始厚度为 30 nm 的 Si<sub>0.8</sub>Ge<sub>0.2</sub> 层在 (a)~(b) 1.59 J/cm<sup>2</sup>, (c)~(d) 1.80 J/cm<sup>2</sup> 和 (e)~(f) 2.00 J/cm<sup>2</sup> 准分子激光退火后的截面 TEM 图<sup>[75]</sup>
- Fig.22 TEM images about 30 nm Si<sub>0.8</sub>Ge<sub>0.2</sub> thickness annealed by (a)-(b) 1.59 J/cm<sup>2</sup>, (c)-(d) 1.80 J/cm<sup>2</sup> and (e)-(f) 2.00 J/cm<sup>2</sup> excimer laser<sup>[75]</sup>

SiO<sub>2</sub>薄膜变形或松弛,导致褶皱形成。

#### 3 金属层的准分子激光退火处理

复杂集成电路中层间互联的质量对集成电路的 性能影响很大,因此在新的工艺中引入了更多的金属 层,铜曾经就是其中比较典型的材料,但是超过了 7 nm 节点。新的金属(如:钌)开始作为铜的替代品, 因为它在线路电阻和可靠性方面都有潜在的好处。 然而相比铜来说,处理钌的热预算要远高于它,高能 量的纳秒准分子激光是较为理想的选择。

C. Fenouillet-Beranger<sup>[77]</sup>等在确定了结激活的退 火窗口之后,对脉冲宽度为纳秒级的脉冲激光退火对 层间金属互连的影响进行了模拟。他们对器件进行 建模,然后在不同的激光能量密度条件下进行激光退 火模拟。图 23 所示为模拟的能量密度 0.4 J/cm<sup>2</sup>、脉 冲时间小于 200 ns、波长 308 nm 的准分子激光脉冲 温度场和时间演化。模拟结果表明,顶部氧化层厚度 对损伤能量密度阈值没有影响,且较大的顶部氧化层



图 23 脉冲激光处理互连 (ULK/Cu) 结构的 (a) 温度场和 (b) 时间演化<sup>[77]</sup> Fig.23 (a) Temperature field and (b) time evolution of interconnect structures treated by pulsed laser (ULK/Cu)<sup>[77]</sup>

厚度有助于降低铜互连的峰值温度。较厚的层间氧 化层在激光退火中对底层互连完整性的保留,也使得 高能量的纳秒准分子激光在三维集成中的应用前景 进一步得到认可。

N. Jourdan<sup>[78]</sup>等研究了纳秒准分子激光退火下, 钉薄膜薄层电阻与晶粒生长之间的相关性。图 24 所 示为 400 ℃ 下多次脉冲对薄层电阻的影响,在其设定 值的激光照射 10 次后,逐渐增加激光照射次数,薄膜 电阻 (sheet resistance, *R*<sub>sq</sub>) 会逐渐降低至 2.8 Ω/sq。如 图 25 所示,对比 400 ℃ 持续 1 h 退火和纳秒准分子激 光退火的材料截面 TEM 照片,可以看到纳秒脉冲的 准分子激光退火的材料晶粒明显增大,平均晶粒尺寸







可以从约 23 nm 增加到 62 nm, N. Jourdan 解释道, 伴随着晶粒尺寸的变大, 薄膜电阻降低了约 20%, 相较于在纳秒准分子激光退火的情况下, 对样品 400 ℃持续 1 h 的退火几乎没有引起薄膜电阻的任何显著变化。

Y. Usami<sup>[79]</sup>等研究了 KrF 准分子激光退火对铜 和钌半导体器件细金属线的电阻的影响。通过 KrF 准分子纳秒激光照射后,铜的晶粒尺寸提高了一倍, 电阻率降低了 20% 左右。在钌中,晶粒尺寸增大约 1.2 倍,电阻率降低约 10%,如图 26 所示。Y. Usami 等对实验结果的解释为,激光照射增大金属晶粒尺寸 可以抑制电子边界散射,降低电阻率。



图 25 400 ℃ 持续 1 h 热退火和准分子激光退火的材料截面 TEM 照片<sup>[78]</sup>







Fig.26 Electron backscatter diffraction pattern of laser annealing And grain size of metal diagram<sup>[79]</sup>

## 4 3D 结构器件的准分子激光退火

在 3D 集成电路中,通过将有源晶体管层层叠加, 用介电层隔开,并由金属互连线相互连接,可能是在 没有设备缩放的情况下延续摩尔定律的最佳方式。 该方式结构的示意图<sup>[80]</sup> 如图 27 所示。



图 27 3D 集成电路结构示意图<sup>[80]</sup> Fig.27 Diagram of 3D integrated circuit structure<sup>[80]</sup>

但是这种结构在制造时有一些问题,在制造顶层 器件时需要较高的热预算,这可能会影响掺杂剂在下 层的分布,以及影响顶层以下金属丝的可靠性。晶体 管制造中最重要的高热预算过程是高温退火,以激活 沟道和源漏区掺杂剂。然而,在这一过程中,下层金 属和器件层可能也会被加热,这是不希望产生的,因 此脉冲激光退火技术也作为一种有前途的掺杂活化 技术被引入。超短、高强度激光脉冲可以使上层器件 被融化,而尽可能使下层器件不受影响,在随后的再 结晶过程中,上层器件掺杂剂移动到晶格中的取代位 点,从而达到激活的目的,为保留下层器件的完整性 带来可能。

A. Vandooren<sup>[81]</sup>等在三维顺序集成 (3D sequential integration) 的顶层器件中进行了准分子激光源漏 的掺杂激活与晶格修复的研究,证明了准分子激光退 火可以有效激活外延的硅薄膜器件中n型和p型掺杂,与替代金属栅工艺流程和选择性源/漏外延完全 兼容。图 28 所示为尖峰退火和准分子激光退火器件 TEM 对比图,图像显示源漏外延层缺陷较小。此外, A. Vandooren 等还发现,在经过准分子激光退火后的 器件性能至少与经过尖峰退火的器件性能一样好。

C. Fenouillet-Beranger<sup>[82]</sup>等首次在先进的原位掺 杂源/漏全耗尽 SOI 技术上量化了底部 MOSFET 的最 大热预算,并且进行了模拟,制作了当时最佳工艺结 构模型,提供了瞬时激光电场和二维结构中吸收功率 密度的图像,此外还做了一个顶部晶体管上添加一个 30 nm 的 SiN 盖层的模型,与没有盖层的情况相比,源 漏吸收激光功率的数量和均匀性增加了,如图 29 所示。

最终通过自制模拟软件 (custom simulator) 给出 了温度场作为时间的函数,得到了模拟器件栅极被激 光退火时温度在 200 ns 内不超过 600 ℃ 的结果,如



图 28 准分子激光退火器件 (a) 和尖峰退火 (b) TEM 对比图<sup>[81]</sup>



3D 堆栈中的前景。



图 29 模拟结构及二维结构吸收功率密度对比图<sup>[82]</sup>





图 30 层间氧化物和底层氧化物的温度与时间的关系。T1:上层栅极层的温度,T2:下层栅极层的温度,T3:体硅顶部的温度[82]

Fig.30 The relationship between temperature and time of interlayer oxides and underlying oxides. T1: the temperature at the upper grid, T2: the temperature at the lower grid, and T3: the temperature at the top of the bulk silicon<sup>[82]</sup>







以在达到 a-Si 熔体阈值的条件下不对铜互联线产生影响。

图 30 所示。其中模拟使用了波长 308 nm、脉冲时间

约 200 ns 的激光。参考文献 [82] 展示了激光退火在

激光对采用 FDSOI 技术的不同非晶硅厚度 28 nm

Cu/ULK 器件 (7 nm 和 20 nm) 进行超快退火的模拟,

部温度如何,即使超过了 a-Si 的熔体阈值,铜互联线

电阻率也保持不变,如图 31 所示。C. Cavalcante 等

人还使用 LIAB 软件进行二维数值模拟, 以确定底层 所承受的温度。当非晶硅厚度为 20 nm 时, 铜互联

线温度仍低于 500 ℃, 如图 32 所示; 而当非晶硅厚

度为7nm时,铜互联线温度达到600℃,但仅为

并且对底层设备和互连结构的抗扰度进行了评估。

C. Cavalcante<sup>[83]</sup> 等采用 160 ns、308 nm 的准分子

在激光退火后,两种非晶硅厚度的器件不管顶

3D 垂直沟道器件是新一代 NAND 非易失性存储 器应用的优秀替代方案,其中通心粉结构 (macaronitype) 能够提高器件的可控性。在通心粉结构中,完 整的多晶硅沟道被薄的多晶硅管所取代, Si 的减小可 能会转化为较低的串电流,为了提高读取所需的电 流,必须对晶界处散射和界面缺陷进行处理。

J.G.Lisoni<sup>[84]</sup>等对使用准分子激光为全沟道 (full channel)器件沟道退火进行了研究,如图 33 所示。相比快速诱导退火得到的晶粒准分子激光退火 LTA 得到的晶粒更大,并且在之后的实验中进一步证实,在使用准分子激光退火后不仅会得到更大粒径的晶粒,



图 32 准分子激光退火后不同顶层厚度的器件 a-Si 层、铜互联线的温度随时间变化图<sup>[83]</sup>

Fig.32 The relationship between temperature and time about devices's a-Si layer and Cu interconnection with different layers of thickness after excimer laser annealing <sup>[83]</sup>



| Si-channel type           | Mean D <sub>EQ</sub> /nm | Median $D_{\rm EQ}$ /nm |
|---------------------------|--------------------------|-------------------------|
| Poly                      | 14                       | 12                      |
| FA                        | 22                       | 19                      |
| LTA2.0 J·cm <sup>-2</sup> | 24                       | 23                      |

图 33 不同退火方式 Si 粒径大小<sup>[84]</sup>

Fig.33 Si size with different annealing methods<sup>[84]</sup>



图 34 (a) 全沟道器件、(b) 通心粉结构器件、(c) 激光退火后的通心粉器件暗场 STEM 图<sup>[85]</sup>

Fig.34 Dark field STEM diagrams of (a) full channel device, (b) macaroni-type device, and (c) macaroni-type device with excimer laser annealing<sup>[85]</sup>

示, 通心粉结构和全沟道结构中, 全沟道器件的晶粒 较大, 通心粉器件的晶粒较小, 而通过激光退火之后 对比, 未经过激光退火的通心粉器件晶粒结构没有明 显改变。图 35 所示为三种不同情况等效晶粒直径的 统计分布, G. Congedo 等给出的解释为, 在通心粉结 构的情况下, 较小的可用体积阻止了晶粒向中心扩 展, 从而限制了等效晶粒直径。

在通心粉结构中,由于可用体积有限且沟道有两 个接口,接口缺陷和沟道质量在 *I*<sub>D</sub>-*V*<sub>G</sub>特性中起着极 其重要的作用。图 36显示,准分子激光退火后的器 件缺陷大幅减少,与此同时,器件得到了更高的电流 和更低的阈值电压。



图 35 等效晶粒直径对比图<sup>[85]</sup>

Fig.35 Comparison of equivalent grain diameter  $(D_{\rm FO})^{[85]}$ 





### 5 总结与展望

与传统的退火炉退火以及快速热退火等退火工 艺相比,准分子激光器输出激光峰值功率高,波长在 紫外区,准分子激光作用于物质表面时能量能迅速地 被物质表面吸收,便于对材料表面温度梯度的控制。 在半导体集成电路制造的热处理工艺中具有一定优 势:准分子激光退火能够有效降低退火热预算并更加 精确地控制退火效果,因此,对于准分子激光退火在 半导体集成电路制造中的应用已有大量的方法和实 验研究结果;准分子激光退火有利于高密度掺杂,获 得高的掺杂激活效率,并且能更好地使掺杂原子均匀 地分布,控制结深度形成超浅结;准分子激光退火对 金属层退火还可以增大金属晶粒尺寸,抑制电子边界 散射,降低电阻率,较好的热预算控制也会提高金属 的可靠性,为新的工艺中引入高k金属层带来可能; 在 3D集成电路中,有效减少热预算、提高器件稳定 性、解决顶层器件退火对下层掺杂剂分布影响等方面 也具备较好的前景。

#### 参考文献:

- Razavi Behzad. 模拟CMOS集成电路设计[M]. 陈贵灿, 译. 第 2版. 西安: 西安交通大学出版社, 2018: 616-619.
- [2] Hans-Joachim, Gossmann L, Feng Tao, et al. Reverse diode leakage in spike-annealed ultra-shallowjunctions [J]. MRS Online Proceedings Library (OPL), 2001, 669: J4-J8.
- [3] Felch S, Borland J, Fang Z, et al. Optimized BF<sub>3</sub>P<sup>2</sup> LAD implantation with Si-PAI for shallow, abrupt and high quality

- [4] Borland J O. Low temperature shallow junction formation for 70 nm technology node and beyond [J]. MRS Online Proceedings Library (OPL), 2002, 717: 11.
- [5] Kanemoto Kei, Aharoni Herzl, Ohmi Tadahiro. Ultrashallow and low-leakage p+n junction formation by Plasma Immersion Ion Implantation (PIII) and low-temperature post-implantation annealing [J]. *Japanese Journal of Applied Physics*, 2001, 40(4): 2706-2711.
- [6] Osburn C M, Downey D F, Felch S B, et al. Ultra-shallow junction formation using very low energy B and BF/sub 2/ sources [C]//Proceedings of 11th International Conference on Ion Implantation Technology, 1996: 607-610.
- [7] Shigeo Onishi, Kenichi Tanaka, Keizo Sakiyama. A new method for evaluating temperature distribution by using Si + + B + implantation [C]//Proceedings of SPIE, 1990, 1189: 83-88.
- [8] Huet Karim, Mazzamuto Fulvio, Tabata Toshiyuki, et al. Doping of semiconductor devices by laser thermal annealing [J]. *Materials Science in Semiconductor Processing*, 2017, 62: 92-102.
- [9] Murto R, Jones K, Rendon M, et al. Activation and deactivation studies of laser thermal annealed boron, arsenic, phosphorus, and antimony ultra-shallow abrupt junctions [C]//International Conference on Ion Implantation Technology Proceedings. Ion Implantation Technology-2000 (Cat. No. 00EX432), 2000: 155-158.
- [10] Baeri P, Rimini E. Laser annealing of silicon [J]. *Materials Chemistry and Physics*, 1996, 46(2): 169-177.
- [11] Talwar S, Verma G, Weiner K H. Ultra-shallow, abrupt, and highly-activated junctions by low-energy ion implantation and laser annealing[C]//1998 International Conference on Ion Implantation Technology. Proceedings (Cat. No. 98EX144), 1998: 1171-1174.
- [12] Yu Bin, Wang Yun, Wang Haihong, et al. 70 nm MOSFET with ultra-shallow, abrupt, and super-doped S/D extension implemented by laser thermal process (LTP)[C]//International Electron Devices Meeting 1999. Technical Digest (Cat. No. 99CH36318), 1999: 509-512.
- [13] Goto K, Yamamoto T, Kubo T, et al. Ultra-low contact resistance for deca-nm MOSFETs by laser annealing [C]// International Electron Devices Meeting 1999. Technical Digest (Cat. No. 99CH36318), 1999: 931-933.
- [14] Lindfors C D, Jones K S, Law M E, et al. Boron activation

during solid phase epitaxial regrowth [J]. *MRS Online Proceedings Library (OPL)*, 2000, 610: B10-B12.

- [15] Lindsay R, Pawlak B J, Stolk P, et al. Optimisation of junctions formed by solid phase epitaxial regrowth for sub-70 nm CMOS
   [J]. *MRS Online Proceedings Library (OPL)*, 2002, 717: 21.
- [16] Fung S K H, Huang H T, Cheng S M, et al. 65 nm CMOS high speed, general purpose and low power transistor technology for high volume foundry application [C]//Digest of Technical Papers. 2004 Symposium on VLSI Technology, 2004: 92-93.
- [17] Hervé Besaucèle, Audrey Adnet, François Beau, et al. High energy excimer laser system for nanosecond annealing of semiconductor devices [C]//Proceedings of SPIE, 2019, 11042: 110420S.
- [18] Talwar S, Verma G, Weiner K H, et al. Laser thermal processing for shallow junction and silicide formation [C]//Proceedings of SPIE, 1998, 3506: 74-81.
- [19] Felch S B, Downey D F, Arevalo A, et al. Sub-melt laser annealing followed by low-temperature RTP for minimized diffusion [C]//2000 International Conference on Ion Implantation Technology Proceedings. Ion Implantation Technology-2000 (Cat. No. 00EX432), 2000: 167-170.
- [20] Talwar S, Markle D, Thompson M O. Junction scaling using lasers for thermal annealing [J]. *Solid State Technology* 2003, 46(7), 83-84, 86, 88.
- [21] Pouydebasque A, Dumont B, Denorme S, et al. High density and high speed SRAM bit-cells and ring oscillators due to laser annealing for 45 nm bulk CMOS [C]//IEEE International Electron Devices Meeting, 2005. IEDM Technical Digest, 2005: 663-666.
- [22] Yamamoto T, Kubo T, Sukegawa T, et al. Junction profile engineering with a novel multiple laser spike annealing scheme for 45-nm node high performance and low leakage CMOS technology [C]//2007 IEEE International Electron Devices Meeting, 2007: 143-146.
- [23] Triyoso D H, Spencer G, Hegde R I, et al. Laser annealed Hf<sub>x</sub>Zr<sub>1-x</sub>O<sub>2</sub> high-k dielectric: Impact on morphology, microstructure, and electrical properties [J]. *Applied Physics Letters*, 2008, 92(11): 113501.
- [24] Linder B P, Dasgupta A, Ando T, et al. Process optimizations for NBTI/PBTI for future replacement metal gate technologies [C]//2016 IEEE International Reliability Physics Symposium (IRPS), 2016: 1B-4B.
- [25] Liu Y, Gluschenkov O, Li J, et al. Strained Si channel MOSFETs with embedded silicon carbon formed by solid phase epitaxy [C]//2007 IEEE Symposium on VLSI Technology, 2007:

44-45.

- [26] Narasimha S, Chang P, Ortolland C, et al. 22 nm highperformance SOI technology featuring dual-embedded stressors, Epi-Plate High-K deep-trench embedded DRAM and selfaligned via 15LM BEOL [C]//2012 International Electron Devices Meeting, 2012: 3.3.1-3.3.4.
- [27] Simões S, Calinas R, Vieira M T, et al. In situ TEM study of grain growth in nanocrystalline copper thin films [J]. *Nanotechnology*, 2010, 21(14): 145701.
- [28] Carta F, Gates S M, Limanov A B, et al. Sequential lateral solidification of silicon thin films on Cu BEOL-integrated wafers for monolithic 3-D integration [J]. *IEEE Transactions* on *Electron Devices*, 2015, 62(11): 3887-3891.
- [29] Liu Z, Gluschenkov O, Niimi H, et al. Dual beam laser annealing for contact resistance reduction and its impact on VLSI integrated circuit variability [C]//2017 Symposium on VLSI Technology, 2017: T212-T213.
- [30] Liu W H, Luo J W, Li S S, et al. The seeds and homogeneous nucleation of photoinduced nonthermal melting in semiconductors due to self-amplified local dynamic instability [J]. *Science Advances*, 2022, 8(27): eabn4430.
- [31] Sundaram S K, Mazur E. Inducing and probing non-thermal transitions in semiconductors using femtosecond laser pulses [J]. *Nature Materials*, 2002, 1(4): 217-224.
- [32] Lee C, Srisungsitthisunti P, Park S, et al. Control of current saturation and threshold voltage shift in indium oxide nanowire transistors with femtosecond laser annealing [J]. Acs Nano, 2011, 5(2): 1095-1101.
- [33] Smith M J, Lin Y T, Sher M J, et al. Pressure-induced phase transformations during femtosecond-laser doping of silicon [J]. *Journal of Applied Physics*, 2011, 110(5): 053524.
- [34] Chen C, Chen G, Yang H, et al. Solution-processed metal oxide arrays using femtosecond laser ablation and annealing for thinfilm transistors [J]. *Journal of Materials Chemistry C*, 2017, 5(36): 9273-9280.
- [35] Frank M M, Cartier E A, Lavoie C, et al. Crystallization of hafnium-oxide-based ferroelectrics for BEOL integration [C]// 2022 6th IEEE Electron Devices Technology & Manufacturing Conference (EDTM). IEEE, 2022: 316-318.
- [36] Bayer L, Ye X, Lorenz P, et al. Studies on perovskite film ablation and scribing with ns-, ps-and fs-laser pulses [J]. *Applied Physics A*, 2017, 123: 1-8.
- [37] Liu Min, Zheng Liu, He Zhi, et al. Continuous laser annealing for activating 10 MeV implanted phosphorus in silicon wafer [J]. *Laser & Infrared*, 2022, 52(7): 1000-1003. (in Chinese)

- [38] Wang Yizhe, Yu Xuehao, Liu Molin, et al. Study on light source of low jitter excimer laser amplifier [J]. *Infrared and Laser Engineering*, 2023, 52(3): 20220468. (in Chinese)
- [39] Scott J C, Gluschenkov O, Goplen B, et al. Reduction of RTAdriven intra-die variation via model-based layout optimization [C]//2009 Symposium on VLSI Technology, 2009: 152-153.
- [40] Miyashita T, Kubo T, Kim Y S, et al. A study on millisecond annealing (MSA) induced layout dependence for flash lamp annealing (FLA) and laser spike annealing (LSA) in multiple MSA scheme with 45 nm high-performance technology [C]// 2009 IEEE International Electron Devices Meeting (IEDM), 2009: 1-4.
- [41] Huet Karim, Tabata Toshiyuki, Aubin Joris, et al. Laser thermal annealing for low thermal budget applications: from contact formation to material modification (*invited*) [J]. ECS Transactions, 2019, 89(3): 137.
- [42] Lombardo S F, Fisicaro G, Deretzis I, et al. Theoretical study of the laser annealing process in FinFET structures [J]. *Applied Surface Science*, 2019, 467-468: 666-672.
- [43] Dagault L, Kerdilès S, Acosta A P, et al. Investigation of recrystallization and stress relaxation in nanosecond laser annealed Si<sub>1-x</sub>Ge<sub>x</sub>/Si epilayers [J]. *Applied Surface Science*, 2020, 527: 146752.
- [44] Ni C N, Rao K V, Khaja F, et al. Ultra-low NMOS contact resistivity using a novel plasma-based DSS implant and laser anneal for post 7 nm nodes [C]//2016 IEEE Symposium on VLSI Technology, 2016: 1-2.
- [45] Tabata T, Aubin J, Huet K, et al. Super activation of highly surface segregated dopants in high Ge content SiGe obtained by melt UV laser annealing [C]//22nd International Conference on Ion Implantation Technology (IIT), 2018: 353-356.
- [46] Tabata T, Aubin J, Huet K, et al. Impact of solidification velocity on activation of Ga, In, and Al segregated in high Ge content SiGe by UV melt laser anneal [C]//2019 Electron Devices Technology and Manufacturing Conference (EDTM), 2019: 130-132.
- [47] Tabata Toshiyuki, Aubin Joris, Huet Karim, et al. Segregation and activation of Ga in high Ge content SiGe by UV melt laser anneal [J]. *Journal of Applied Physics*, 2019, 125(21): 215702.
- [48] Everaert J L, Schaekers M, Yu H, et al. Sub-10<sup>-9</sup> Ω·cm<sup>2</sup> contact resistivity on p-SiGe achieved by Ga doping and nanosecond laser activation [C]//2017 Symposium on VLSI Technology, 2017: T214-T215.
- [49] Yu H, Wang L L, Schaekers M, et al. Lanthanum and lanthanum silicide contacts on N-type silicon [J]. *IEEE Electron Device*

*Letters*, 2017, 38(7): 843-846.

- [50] Yu H, Schaekers M, Schram T, et al. Multiring circular transmission line model for ultralow contact resistivity extraction [J]. *IEEE Electron Device Letters*, 2015, 36(6): 600-602.
- [51] Li C I, Breil N, Wen T Y, et al. p-type MOSFET contact resistance improvement by conformal plasma doping and nanosecond laser annealing [J]. *IEEE Electron Device Letters*, 2019, 40(2): 307-309.
- [52] van Dal M J H, Vellianitis G, Doornbos G, et al. Ge CMOS gate stack and contact development for Vertically Stacked Lateral Nanowire FETs[C]//2018 IEEE International Electron Devices Meeting (IEDM), 2018: 21.1.1-21.1.4.
- [53] Wang Z, Mingo N. Diameter dependence of SiGe nanowire thermal conductivity [J]. *Applied Physics Letters*, 2010, 97(10): 101903.
- [54] Mingo Natalio, Yang Liu, Li Deyu, et al. Predicting the thermal conductivity of Si and Ge nanowires [J]. *Nano Letters*, 2003, 3(12): 1713-1716.
- [55] Hung R, Khaja F A, Hollar K E, et al. Novel solutions to enable contact resistivity <1E-9 Ω-cm<sup>2</sup> for 5 nm node and beyond [C]//2018 International Symposium on VLSI Technology, Systems and Application (VLSI-TSA), 2018: 1-2.
- [56] Lee R T P, Petrov N, Kassim J, et al. Nanosecond laser anneal for BEOL performance boost in advanced FinFETs[C]// 2018 IEEE Symposium on VLSI Technology, 2018: 61-62.
- [57] Batude P, Fenouillet-Beranger C, Pasini L, et al. 3 DVLSI with CoolCube process: An alternative path to scaling [C]// 2015 Symposium on VLSI Technology (VLSI Technology), 2015: T48-T49.
- [58] Fenouillet-Beranger C, Batude P, Brunet L, et al. Recent advances in 3D VLSI integration [C]//2016 International Conference on IC Design and Technology (ICICDT), 2016: 1-4.
- [59] Bosch D, Alba P A, Kerdiles S, et al. Laser processing for 3D junctionless transistor fabrication [C]//2019 IEEE SOI-3D-Subthreshold Microelectronics Technology Unified Conference (S3S), 2019: 1-3.
- [60] Derakhshandeh J, Tajari Mofrad M R, Ishihara R, et al. A study of the CMP effect on the quality of thin silicon films crystallized by using the μ-Czochralski process [J]. *Journal of the Korean Physical Society*, 2009(54): 432-436.
- [61] Ishihara R, van der Wilt P C, van Dijk B D, et al. Locationcontrol of large grains by μ-czochralski (grain filter) process and its application to single-crystalline silicon thin-film transistors [J]. *Thin Solid Films*, 2003, 427(1-2): 77-85.

- [62] Lisoni J G, Arreghini A, Congedo G, et al. Laser thermal anneal of polysilicon channel to boost 3D memory performance [C]//2014 Symposium on VLSI Technology (VLSI-Technology): Digest of Technical Papers, 2014: 1-2.
- [63] Huet K, Boniface C, Negru R, et al. Ultra low thermal budget anneals for 3D memories: Access device formation [J]. AIP Conference Proceedings, 2012, 1496(1): 135-138.
- [64] Congedo G, Arreghini A, Liu L, et al. Analysis of performance/variability trade-off in Macaroni-type 3-D NAND memory [C]//2014 IEEE 6th International Memory Workshop (IMW), 2014: 1-4.
- [65] La Magna Antonino, Alippi Paola, Privitera Vittorio, et al. A phase-field approach to the simulation of the excimer laser annealing process in Si [J]. *Journal of Applied Physics*, 2004, 95(9): 4806-4814.
- [66] Fortunato G, Mariucci L, Stanizzi M, et al. Ultra-shallow junction formation by excimer laser annealing and low energy (<1 keV) B implantation: A two-dimensional analysis [J]. Nuclear Instruments and Methods in Physics Research Section B: Beam Interactions with Materials and Atoms, 2002, 186(1): 401-408.</li>
- [67] Chong Y F, Pey K L, Wee A T S, et al. Annealing of ultrashallow p+/n junction by 248 nm excimer laser and rapid thermal processing with different preamorphization depths [J]. *Applied Physics Letters*, 2000, 76(22): 3197-3199.
- [68] Do Seungloo, Kong Seong, Lee Yonglyun, et al. Ultra-shallow junction formation using plasma doping and excimer laser annealing for nano-technology CMOS applications [J]. *Journal* of the Korean Physical Society, 2009, 55: 1065-1069.
- [69] Aid S R, Rashid N N M, Jonny N F A, et al. Preliminary study on laser annealed NP Junction in phosphorus implanted germanium [C]//2020 IEEE International Conference on Semiconductor Electronics (ICSE). IEEE, 2020: 152-155.
- [70] Tabata T, Raynal P E, Huet K, et al. Segregation and activation of Sb implanted in Si by UV nanosecond-laser-anneal-induced non-equilibrium solidification[J]. *Journal of Applied Physics*, 2020, 127(13): 135701.
- [71] Kim Seong-Dong, Park Cheol-Min, Woo J C S. Advanced source/drain engineering for box-shaped ultrashallow junction formation using laser annealing and pre-amorphization implantation in sub-100-nm SOI CMOS [J]. *IEEE Transactions* on *Electron Devices*, 2002, 49(10): 1748-1754.
- [72] Chery N, Zhang M, Monflier R, et al. Study of recrystallization and activation processes in thin and highly doped silicon-oninsulator layers by nanosecond laser thermal annealing [J].

Journal of Applied Physics, 2022, 131(6): 65301.

- [73] Borland J, Qin S, Oesterlin P, et al. High mobility Ge-channel formation by localized/selective liquid phase epitaxy (LPE) using Ge+B plasma ion implantation and laser melt annealing [C]//2013 13th International Workshop on Junction Technology (IWJT), 2013: 49-53.
- [74] Ong C Y, Pey K L, Li X, et al. Laser annealing induced high Ge concentration epitaxial SiGe layer in Si<sub>1-x</sub>Ge<sub>x</sub> virtual substrate
  [J]. *Applied Physics Letters*, 2008, 93(4): 41112.
- [75] Dagault L, Acosta-Alba P, Kerdiles S, et al. Impact of UV nanosecond laser annealing on composition and strain of undoped Si<sub>0.8</sub>Ge<sub>0.2</sub> epitaxial layers [J]. *ECS Journal of Solid State Science and Technology*, 2019, 8: 202-208.
- [76] Karmous I, Rozé F, Raynal P E, et al. Non-equilibrium growth of surface wrinkles emerging in an SiO<sub>2</sub>/Si stack during Si melting induced by UV nanosecond pulsed laser annealing [J]. *ECS Journal of Solid State Science and Technology*, 2022, 11(10): 104006.
- [77] Fenouillet-Beranger C, Acosta-Alba P, Mathieu B, et al. Ns laser annealing for junction activation preserving inter-tier interconnections stability within a 3D sequential integration [C]//2016 IEEE SOI-3D-Subthreshold Microelectronics Technology Unified Conference (S3S), 2016: 1-2.
- [78] Jourdan N, Roze F, Tabata T, et al. UV nanosecond laser annealing for Ru interconnects [C]//2020 IEEE International Interconnect Technology Conference (IITC), 2020: 163-165.
- [79] Usami Y, Imokawa K, Nohdomi R, et al. Change in resistivity of

fine metal line by KrF excimer laser annealing [C]//2022 IEEE International Interconnect Technology Conference (IITC), 2022: 108-110.

- [80] Rajendran B, Jain S H, Kramer T A, et al. Thermal simulation of laser annealing for 3D integration [C]//Proceedings VMIC, 2003: 1-6.
- [81] Vandooren A, Wu Z, Parihar N, et al. 3D sequential low temperature top tier devices using dopant activation with excimer laser anneal and strained silicon as performance boosters [C]//2020 IEEE Symposium on VLSI Technology, 2020: 1-2.
- [82] Fenouillet-Beranger C, Mathieu B, Previtali B, et al. New insights on bottom layer thermal stability and laser annealing promises for high performance 3D VLSI [C]//2014 IEEE International Electron Devices Meeting, 2014: 25-27.
- [83] Cavalcante C, Fenouillet-Beranger C, Batude P, et al. 28 nm FDSOI CMOS technology (FEOL and BEOL) thermal stability for 3D sequential integration: yield and reliability analysis [C]//2020 IEEE Symposium on VLSI Technology, 2020: 1-2.
- [84] Lisoni J G, Arreghini A, Congedo G, et al. Laser thermal annealneal of polysilicon channel to boost 3D memory performance [C]//2014 Symposium on VLSI Technology (VLSI-Technology): Digest of Technical Papers, 2014: 1-2.
- [85] Congedo G, Arreghini A, Liu L, et al. Analysis of performance/variability trade-off in Macaroni-type 3-D NAND memory [C]//2014 IEEE 6th International Memory Workshop (IMW), 2014: 1-4.

# Research progress of excimer laser annealing in semiconductor integrated circuit manufacturing

Yu Xuehao<sup>1</sup>, Fang Xiaodong<sup>1,2\*</sup>, You Libing<sup>1,2</sup>, Wang Yizhe<sup>1</sup>, Liu Molin<sup>1</sup>, Wang Hao<sup>2</sup>

College of New Materials and New Energies, Shenzhen Technology University, Shenzhen 518118, China;
 Shenzhen ShengFang Tech Co., Ltd., Shenzhen 518173, China)

#### Abstract:

**Significance** In the dynamic landscape of semiconductor device fabrication, continual advancements strive to enhance the process. As the density of transistors per unit area increases and chip components become progressively smaller, the challenges in chip production grow in both intricacy and difficulty. Traditional methods like furnace annealing are becoming inadequate for the evolving demands of chip manufacturing. To address the intricacies posed by shrinking device sizes, annealing techniques and process parameters undergo constant refinement. Pulsed laser annealing emerges as a noteworthy solution, capable of precisely irradiating specific

第12期

material areas in extremely brief intervals. This technique, harnessed by absorbing laser energy, rapidly elevates the material surface temperature to induce melting. The consequential reconstruction of the melt layer's crystal structure, coupled with redistributed doping in the crystal, serves the crucial purpose of eliminating defectactivated doping. The excimer laser, operating as a nanosecond pulsed ultraviolet laser, holds distinctive attributes that render it particularly meaningful in semiconductor manufacturing annealing technology. Its short wavelength, narrow pulse width, and minimal material penetration depth, especially in semiconductor materials like silicon, contribute to high absorption rates. Moreover, excimer lasers boast high resolution in focusing or projection, coupled with substantial single-pulse energy. This inherent flexibility allows for shaping the energy distribution of the pulse spot, offering adaptability to diverse requirements. These defining characteristics underscore the significance of excimer laser research in advancing semiconductor manufacturing annealing technologies.

**Progress** To optimize the annealing effect in semiconductor manufacturing, it is crucial to shorten the thermal annealing time window and carefully regulate peak temperatures. Controlling the temperature gradient from the material's surface to its interior is a pivotal consideration in annealing technology. Laser annealing is a superior alternative, offering more precise thermal budget control when compared to other methods, as illustrated in Fig.1. Additionally, the perspective of K. Huet et al. on laser thermal budget is presented. Researchers have explored the application of laser annealing in ion doping and epitaxial layer growth. The evolution of doping concentration across different substrates and dopants under excimer laser conditions has been thoroughly investigated. Brief insights into strain silicon technology and silicon on insulator technology are provided, showcasing their integration into semiconductor manufacturing for enhanced device performance. Excimer lasers have been employed by researchers to delve into devices utilizing strained silicon technology and silicon on insulator technology. In the continuous evolution of semiconductor manufacturing processes, there is ongoing innovation in the metal layer. Laser annealing treatment of the metal layer has garnered increased attention, with the reasons for this emphasis briefly explained. Notably, researchers have scrutinized the annealing of metal layers using excimer lasers. The paragraph concludes by briefly addressing the challenges associated with three-dimensional integrated circuit architecture (refer to Fig.27). Manufacturing three-dimensional integrated circuits poses difficulties, particularly in potential damage to the underlying metal and devices during upper-layer annealing. Excimer lasers have emerged as a research focus to address these challenges and optimize the annealing process for threedimensional integrated circuits.

**Conclusions and Prospects** Excimer laser annealing stands out as a superior choice when compared to alternative annealing methods, particularly evident in the realm of semiconductor integrated circuit manufacturing. The distinct advantages of excimer laser annealing manifest in its exceptional ability to significantly reduce the thermal budget while enabling precise control over the annealing effect. This accuracy proves pivotal in semiconductor manufacturing processes. Moreover, excimer laser annealing brings noteworthy benefits to the table, including the facilitation of high-density doping with enhanced doping activation efficiency. Its unique capacity to distribute doping atoms more effectively and control junction depth contributes to its prominence in the semiconductor industry. The application of excimer laser annealing on metal layers introduces additional advantages. It effectively augments the grain size of the metal, curbing electron boundary scattering, thereby reducing resistivity. This not only enhances the reliability of the metal but also allows for superior thermal budget control. In the context of three-dimensional integrated circuits, excimer laser technology emerges as a transformative solution. It proves highly adept at reducing the thermal budget, a critical consideration in enhancing device stability within these intricate structures. Furthermore, its promising potential lies in addressing the challenges associated with annealing effects on the dopant distribution of the top layer. Excimer laser

annealing, with its multifaceted advantages, thus emerges as a promising and versatile solution for optimizing semiconductor manufacturing processes, particularly in the context of three-dimensional integrated circuits.

Key words: semiconductor manufacturing process; thermal budget; laser annealing; excimer laser

Funding projects: National Natural Science Foundation of China (62175167); Guangdong Province Key Construction Discipline Scientific Research Capacity Improvement Project (2021ZDJS112); Science and Technology Planning Project of Guangdong Province (2021QN02Z552); Shenzhen Science and Technology Program (JCYJ20210324120207021, JSGG20220831094202005, KQTD20170331115422194); Key Technology Research Project of Chinese Academy of Sciences (ZKYXG-2018-04)